# ELEKTRONİK SAYISAL ELEMANLARIN İÇ YAPILARI

- Dersin önceki bölümlerinde AND, OR, NAND, NOT gibi soyut lojik bağlaçlar (geçitler) ile çalıştık.
- Gerçek dünyada, lojik bağlaçlar elektronik devre şeklinde üretilirler.
- Bu bölümde, lojik geçitlerin farklı tipte transistörler kullanılarak elektronik devre şeklinde nasıl gerçekleştirildikleri ele alınacaktır.
- Sayısal devrelerde transistörler bir anahtar elemanı olarak kullanılırlar. Bu nedenle transistörler ya iletimde (anahtar akım iletiyor) (ON) ya da kesimde (anahtar akım iletmiyor) (OFF) bulunurlar).
- Önce bipolar tipteki transistör tanıtılacaktır(bipolar junction transistor -BJT). Bipolar transistörler üç uçlu elemanlardır ve lojik geçitlerde "akım ile kontrol edilebilen anahtar" olarak kullanılırlar.
- Daha sonra, MOSFET (metal-oxide-semiconductor field-effect transistor) veya kısaca MOS transistörler ele alınacaktır.
- Düşük güç tüketimi, maliyet gibi avantajları nedeniyle günümüzde sayısal devrelerin üretilmesinde MOS transistörler tercih edilmektedir.

http://akademi.itu.edu.tr/buzluca/ http://www.buzluca.info

2000 - 2021 Feza BUZLUCA

9.1

Sayısal Devreler (Lojik Devreleri)

#### Bipolar Transistör:

Baz (Base) ucu denetim girişi olarak işlev görür.

• **Durum 1 (OFF)**  $V_{BE} < 0.6V$ :

Eğer baz girişinden akım akmazsa kolektörden (collector) emetöre (emitter) doğru da akım akamaz. Bu durumda transistör kesimdedir (OFF).

Durum 2 (ON) V<sub>BE</sub> ≥ 0.6V:

Eğer bazdan emetöre doğru akım akarsa kolektörden emetöre doğru da akım akar. Bu durumda transistör iletimdedir (ON).

Transistör kesimde (OFF) Transistör doymada (ON) npn Bipolar Transistör:  $V_{BF} < 0.6V$  $V_{RF} \ge 0.6V$ 







http://akademi.itu.edu.tr/buzluca/

2000 - 2021 Feza BUZLUCA



#### Sayısal Devreler (Lojik Devreleri)

## TTL (Transistör- Transistör Lojiği) Ailesi

- Transistör-transistör lojiği (TTL), sayısal devrelerin üretimi için biplolar transistörlerin (BJT) ve dirençlerin kullanıldığı yöntemlerden birinin adıdır.
- TTL'in, hız, güç tüketimi, akım, gerilim özellikleri farklı alt grupları bulunmaktadır (örneğin; LS, ALS, L, F).
  - Bu elemanların özellikleri kataloglarda yer almaktadır.
- Sağladığı çeşitli avantajlar nedeniyle günümüzde MOS transistörler ile üretilen CMOS tipi (ilerleyen sayfalarda açıklanacaktır) lojik geçitler TTL geçitlerin yerini almaktadır.
- Laboratuvarlarda ve bazı devrelerde hala TTL elemanlarla karşılaşmanız mümkün olduğundan bu ailenin elemanlarının da temel özellikleri ele alınacaktır.



#### Sayısal Devreler (Lojik Devreleri)

### TTL Çıkış Katının Çalışması



**Çıkışın lojik 0 (LOW):**  $Q_4$  iletimde,  $Q_3$  kesimde olur. Bu durumda bağlacın çıkışından içeriye doğru  $I_{OL}$  akımı akar.

Çıkış "akım yutuyor" (sinking) denir.

$$V_{OL} = V_{CE(Q4)} + I_{OL}^* R_{Q4}$$

**Çıkışın lojik 1 (HIGH):**  $Q_3$  iletimde,  $Q_4$  kesimde olur. Bu durumda bağlacın çıkışından dışarıya doğru  $I_{OH}$  akımı akar.

Çıkış "akım besliyor" (sourcing) denir.

$$V_{OH} = V_{CC} - (V_{CE(O3)} + I_{OH}^* (R + R_{O3}))$$

Hem  $Q_3$  hem de  $Q_4$  kesimde olursa **çıkış yüksek empedans (high Z) konumunda** (3. konum) olur. Bu durumda bağlacın çıkışından akım akmaz ve bağlaç bağlandığı hattan yalıtılmış olur.

TTL elemanlar için  $V_{OL(MAX)} = 0.4V$   $V_{OH(MIN)} = 2.4V$ 

TTL ailesinde değişik tipte elemanlar vardır (LS,ALS,L, F gibi). Bunların her biri için akım değerleri farklıdır. Bu değerler kataloglardan öğrenilebilir.

http://akademi.itu.edu.tr/buzluca/

2000 - 2021 Feza BUZLUCA

9.6

## Sayısal Devreler (Lojik Devreleri)

Lisans: https://creativecommons.org/licenses/by-nc-nd/4.0/deed.tr/

## TTL Ailesi Lojik Gerilim Düzeyleri

Soyut lojik elemanlar (VE, VEYA vs.) ikili sayıları (0 ve 1) işlerler.

Ancak gerçek lojik devreler elektriksel işaretleri, örneğin gerilim düzeyi, ile çalışırlar.

Her lojik ailenin lojik 0 ve lojik 1 olarak kabul ettikleri gerilim düzeyi aralıkları vardır. Bu aralıklar birbirleri ile örtüşmezler.

TTL devreler 5 voltluk gerilim kaynağı ile beslenirler (Vcc=5V).

Standart bir TTL elemanın lojik gerilim düzeyleri:



V<sub>OHmin</sub>: HIGH konumundaki bir elemanın çıkışında oluşan en küçük gerilim değeri.

V<sub>IHmin</sub>: Bir elemanın girişinde HIGH olarak kabul edebileceği en düşük gerilim değeri.

V<sub>ILmax</sub>: Bir elemanın girişinde LOW olarak kabul edebileceği en yüksek gerilim değeri.

V<sub>OLmax</sub>: LOW konumundaki bir elemanın çıkışında oluşan en yüksek gerilim değeri.

http://akademi.itu.edu.tr/buzluca/ nttp://www.buzluca.info

2000 - 2021 Feza BUZLUCA

9.7

#### Sayısal Devreler (Lojik Devreleri)

## TTL Çıkış Yelpazesi (Fan Out)

Bir lojik geçidin çıkışı birçok başka geçidin girişine bağlanabilir.

Örneğin sağdaki devrede en üstteki NOT geçidinin çıkışı üç tane AND bağlacının girişini sürmektedir.

Bir lojik geçidin çıkış yelpazesi (fanout), devrenin sağlıklı çalışması bozulmadan o geçide bağlanabilecek giriş sayısının üst sınırıdır.

Elemanların çıkışlarından ve girişlerinden akan akım olaylarından dolayı bir elemanın çıkışına bağlanabilecek eleman sayısı (çıkış yelpazesi) sınırlıdır.



Çıkış yelpazesi çıkışın hem lojik 0 (LOW) hem de lojik 1 (HIGH) olması durumları için ayrı ayrı hesaplanır.

Geçidin gerçek çıkış yelpazesi, lojik 0 ve 1 durumları için hesaplanan değerin küçük olanıdır. Overall Fanout = Min(Fanout<sub>LOW</sub>, Fanout<sub>HIGH</sub>)

http://akademi.itu.edu.tr/buzluca/ http://www.buzluca.info

2000 - 2021 Feza BUZLUCA







# CMOS (Complementary MOS) Lojiği Ailesi

MOS FET (Metal-Oxide Semiconductor Field-Effect Transistör) kullanılır. Lojik bağlaçlarda kullanılan MOS transistörler birer ayarlı direnç gibi düşünülebilir.



Gate-Source (V<sub>GS</sub>) arasına uygulanan gerilime göre Drain Source (R<sub>DS</sub>)arasındaki direnç değişir. Transistör tıkamadayken  $R_{DS} \ge 1M\Omega$ 

Transistör iletimdeyken  $R_{DS} \le 10\Omega$ 

İki tip MOS transistör vardır.

## a) n kanallı MOS: NMOS.



 $V_{GS}$  arttıkça  $R_{DS}$  direnci azalır. Normalde:  $V_{GS} \ge 0V$ 

b) p kanallı MOS: PMOS.



 $V_{GS}$  azaldıkça  $R_{DS}$  direnci azalır. Normalde: V<sub>GS</sub> ≤ 0V

http://akademi.itu.edu.tr/buzluca/

2000 - 2021 Feza BUZLUCA

9.11



















